本發明公開了一種基于低通負群時延電路的高速互連傳輸信號延時均衡方法,采用傳輸系統實現高速互連傳輸信號延時均衡,傳輸系統為低通負群時延電路,低通負群時延電路包括邏輯門電路、高速電路等效電路網絡、低通負群時延單元和輸出端口;首先基于電路理論、微波網絡理論實現有源低通負群時延電路群時延解析公式和電路綜合公式。然后基于時域電路仿真和頻域S參數仿真優化有源低通負群時延電路參數,設計、加工并在時域和頻域進行性能測試,得到負群時延大、帶寬理想、無損耗的PCB板級低通負群時延電路。最后通過低通負群時延電路對數字基帶信號的時延進行均衡,達到改善高速PCB信號完整性的目的。
聲明:
“基于低通負群時延電路的高速互連傳輸信號延時均衡方法” 該技術專利(論文)所有權利歸屬于技術(論文)所有人。僅供學習研究,如用于商業用途,請聯系該技術所有人。
我是此專利(論文)的發明人(作者)