本發明提供一種CAN總線信號完整性檢測裝置和方法,包括:基于FPGA芯片實現的CAN信號檢測器、上位機,CAN信號檢測器通過連接接口接入CAN總線,從CAN總線采集信號輸入后通過CAN信號檢測器設置通信接口接入上位機,CAN信號檢測器包括:高帶寬AMP芯片、高速ADC芯片、FPGA SoC芯片,其中,高帶寬AMP芯片獲取CAN信號后,將信號傳輸至高速ADC芯片,FPGA SoC芯片根據上位機需求下發控制信號將高速ADC芯片的輸出數據進行采集、存儲并按照上位機指令進行打包。本發明提供的技術方案可實現對CAN總線信號的無損抓取,通過上位機還原波形,從而分析CAN總線的信號故障和信號質量。
聲明:
“CAN總線信號完整性檢測裝置和方法” 該技術專利(論文)所有權利歸屬于技術(論文)所有人。僅供學習研究,如用于商業用途,請聯系該技術所有人。
我是此專利(論文)的發明人(作者)